DARPA推出电子复兴计划

与官方推出的电子复兴倡议的最新的投资,今天,DARPA希望打开新的创新途径来解决迫在眉睫的工程和经济学的挑战,如果没有答案,可以挑战什么一直是在微电子技术的进步持续半个世纪的运行。保持健康的发展势头,ERI在未来四年将投入数亿美元来培育先进的新材料的研究、电路设计工具,和系统架构。除了十几个现有DARPA程序,和最大的项目在美国,资金基础电子学研究的大学,国防高级研究计划局今天宣布,在三广泛机构公告(巴斯),ERI将增加六个新节目的原因。

DARPA推出电子复兴计划PCBA加工

图片说明:在现有研究项目的基础上,新制定的主旨是全部纳入电子研究计划,这是一项为期四年的推动,预计年投资在2亿美元范围内。今天的“三秋季大推力下,这里指定为“ERI 3页的投资,”这是戈登·摩尔的一个研究领域,在微电子技术革命的先驱,预计将成为未来发展的重要。那些预言出现在一篇著名的论文长达三页,标题为“集成电路填满更多的元件,“最初对电子杂志1965年4月19日出版。对于高分辨率的点击下面的图片。

“穆尔Law指导电子行业超过50年,”Bill Chappell说,该机构的微系统技术办公室主任(MTO),并将监督ERI。Chappell指的是戈登·摩尔,一个巨人的微电子技术革命。在1965,穆尔著名地预言了一个进步的轨迹,在这个过程中晶体管的计数将每年增加一倍或两倍,而每个晶体管的成本将会下降。这些趋势在正在进行的微电子技术革命。“穆尔的Law集的技术社区在继续扩大和那些掌握了技术都得到最大的商业利益和防御能力的最大收益的追求,”Chappell说。

穆尔定律仍然适用,但是现在需要的设计工作和制造过程要变得越来越困难和昂贵。“目前的轨迹是紧张的商业和国防的发展,”Chappell说。

这是ERI进来。该倡议的基础已经为在现有的MTO项目如大海的形式年建设,芯片和工艺,解决ERI的三支柱:材料研究和集成电路设计和系统架构。另一个主要的ERI组件基于广泛的大学联合大学微电子项目(跳),MTO和企业合作伙伴组织建立在下面的微电子技术领域的基础研究基地。六程序三巴斯描述今天发表在ERI的三根柱子代表7500万美元新的年度投资,这地图上的研究领域,戈登·摩尔预测最终将成为发展所需的基础缩放时不再导致更低的成本。

ERI材料和一体化的推力,在指定的hr001117s00056 BAA的概述,具有两个程序从这个问题出现:我们可以使用非常规的电子材料整合提升传统的硅电路和继续在性能与尺度相关的传统的进步吗?三维度的单片系统芯片(3dsoc)项目的重点发展材料,设计工具,并在一个第三维的单基板上建筑的微制造技术,与往常持平,微电子芯片二维格式。这个程序的主要优点是可以更有效地包装逻辑、内存和输入/输出(I/O)元素,大大减少了50倍的计算次数,同时使用更少的电源。第二个和相关的程序在这个咩是新的计算(法郎)程序所需的基础。它的目标是超越传统的逻辑和记忆功能的分离,即所谓的冯诺依曼体系结构(以数学家、物理学家和计算机科学家约翰·冯·诺依曼的名字命名)。在存储它的内存组件和处理它的处理器之间移动数据的时间延迟和精力是当今计算机性能的主要制约因素。那些提交研究建议这个程序需要显示他们如何克服“内存瓶颈”发展的新型材料,部件,和算法速度记忆在运动的逻辑电路或通过设计全新的结构,逻辑和存储器电路更复杂的网状比以前。

ERI设计推力,在指定的hr001117s0054 BAA的概述,由这个问题驱动:可以大幅降低时间和复杂性要求设计现代SoC,并释放一个电路与系统专业化的新时代?主旨包括两个新的方案:电子资产(IDEA)程序的智能设计和时髦的开放源代码硬件程序。这个想法程序终点将是一个“环没有人类的能力,“24小时设计框架,使非专业的设计复杂的电子技术,包括混合信号集成电路,具有多个集成电路封装模块的系统(ICS),和印刷电路板。互补的时髦计划将提供一个开源的设计和验证框架,包括技术、方法和标准,这将使超复杂的SoC设计成本。DARPA的研究团队预计,新的工具,降低门槛,复杂的SoC设计将使一个特定应用设计创新的新时代,许多开放源代码软件使得创新在应用水平的途径。

ERI架构的推力,在指定的hr001117s0055 BAA的概述,是基于以下的问题:我们能享受到专业化的好处在芯片但仍然依靠通用编程构造?像其他两个推力,这第三个寻求两个新方案的建议。软件定义硬件(SDH)计划最终在和制造的可重构的硬件和软件,可以运行数据密集型算法设计辅助决策技术基础有眼光(这很可能是未来的机器学习和自治系统)与今天的专业电路称为特定应用集成电路(ASIC)的性能。在现代战争中,决策是由信息提供的,例如数以千计的传感器提供ISR(情报、监视和侦察)数据、后勤/供应链数据和人员性能测量。“利用这些数据依赖于大规模运行的计算算法,”根据《咩咩咩》。特定领域的系统芯片(ddsoc)架构的推力程序是由需要快速开发多个应用系统通过一个可编程框架驱动。这样一个框架,使SoC设计师混搭通用,特殊用途(例如,ASIC),和硬件加速协处理器,以及内存和I / O元素,为方便控制在特定的技术领域应用的系统级芯片。其中一个领域是软件定义无线电,它包括移动通信、卫星通信、个人区域网络、各种类型的雷达以及在电子战空间中的应用。

“这些新的ERI的投资,与我国当前的项目和投资组合构成的跳跃,在创造创新和提供电子的能力,这将有助于对国家安全至关重要的是在2025到2030的时间持久的基础下一步,”Chappell说。

在推进新课程下六蓖麻的具体步骤是给有兴趣的研究人员聚集在提案人天各推力。对于结构的推力的两个程序提案人天,dssoc和SDH,将几块从DARPA的总部在阿灵顿,VA,9月18和19,分别。对于项目的设计理念和时尚的人推天将于月22日,在芒廷维尤,加利福尼亚的材料和集成推力法郎程序将运行在一个网络研讨会,推力的9月15日和其他程序,3dsoc形式,将在DARPA的总部在阿灵顿,VA,月22日。关于所有这些提案人天事件的细节和如何登记,请特别注意,darpa-sn-17-75,这是张贴在fbo.gov。

 

相关新闻